米国特許情報 | 欧州特許情報 | 国際公開(PCT)情報 | Google の米国特許検索
 
     特許分類
A 農業
B 衣類
C 家具
D 医学
E スポ−ツ;娯楽
F 加工処理操作
G 机上付属具
H 装飾
I 車両
J 包装;運搬
L 化学;冶金
M 繊維;紙;印刷
N 固定構造物
O 機械工学
P 武器
Q 照明
R 測定; 光学
S 写真;映画
T 計算機;電気通信
U 核技術
V 電気素子
W 発電
X 楽器;音響


  ホーム -> 電気素子 -> 株式会社ハイニックスセミコンダクター

番号 発明の名称
1 フラッシュメモリ素子の誘電体膜製造方法
2 半導体素子のコンタクト孔の形成方法
3 半導体素子のヒューズボックス
4 半導体素子及びその製造方法
5 半導体素子のコンタクトホール形成方法
6 半導体素子の製造方法
7 フラッシュメモリ素子及びその製造方法
8 NAND型フラッシュメモリ素子、その製造方法およびその駆動方法
9 NANDフラッシュメモリ素子およびその製造方法
10 半導体メモリ装置のリペア入出力ヒューズ回路
11 半導体素子の製造方法
12 深いコンタクトホールを有する半導体素子の製造方法
13 フラッシュメモリ素子及びその製造方法
14 半導体素子の製造方法
15 ナノ混合の誘電膜、それを有するキャパシタ及びその製造方法
16 二重露光技術を用いた二重露光方法及びこの二重露光方法のためのフォトマスク
17 半導体素子のキャパシタ及びその製造方法
18 半導体素子の製造方法
19 フラッシュメモリ素子、その駆動方法および製造方法
20 ナンドフラッシュメモリ素子の製造方法
21 ナンド型フラッシュメモリ素子及びその製造方法
22 積層型パッケージ
23 半導体素子のビットライン形成方法
24 半導体装置のデータ出力装置及び出力方法
25 半導体素子のトランジスタ及びその形成方法
26 半導体素子の製造方法
27 フラッシュメモリ素子の金属配線およびコンタクトプラグ形成方法
28 フラッシュメモリ素子およびその製造方法
29 半導体素子の形成方法
30 バー抵抗測定パターンを有するフラッシュメモリ素子およびその形成方法
31 フラッシュメモリ素子およびその製造方法
32 半導体素子及びその製造方法
33 遅延固定ループ
34 誘電膜及びその形成方法並びに誘電膜を備えた半導体メモリ素子及びその製造方法
35 フラッシュメモリ素子の製造方法
36 半導体素子の微細パターン形成方法
37 半導体集積回路の内部電圧発生装置
38 半導体素子及びその製造方法
39 差動増幅装置
40 遅延固定ループ回路
41 遅延固定ループ回路
42 オンダイターミネーション制御装置
43 ロックフェイル防止のための遅延固定ループクロックの生成方法及びその装置
44 スルー−レートが制御されたオープン−ループ出力ドライバー
45 オンダイターミネーション制御装置
46 フリップフロップ回路
47 デジタルとアナログ制御を用いた電圧制御遅延ラインの遅延セル
48 DLL装置及びDLLクロック生成方法
49 出力ドライバ
50 DRAMの動作周波数を高める遅延固定ループ
51 遅延固定ループ
52 オンダイターミネーションの制御方法及びそれに係る制御回路
53 内部電圧発生回路
54 半導体素子のトランジスタ形成方法
55 相変化記憶素子及びその製造方法
56 内部電圧発生回路
57 NAND型フラッシュメモリ素子の製造方法{MethodofmanufacturingaNANDtypeflashmemorydevice}
58 半導体素子のコンタクトホール形成方法
59 半導体素子の製造方法
60 半導体素子のトレンチ形成方法及びそれを利用した半導体素子の素子分離方法
61 フラッシュメモリ素子及びその製造方法
62 半導体素子及びその製造方法
63 半導体素子のゲート形成方法
64 フラッシュメモリ素子のゲート形成方法
65 出力ドライバ
66 半導体素子の製造方法
67 フラッシュメモリ素子の製造方法
68 フラッシュメモリ素子の製造方法
69 半導体素子及びその製造方法
70 突起型トランジスタ製造方法
71 半導体素子のデュアルゲート形成方法
72 半導体デバイスの配線形成方法
73 非晶質カーボンを利用する半導体素子の製造方法
74 フラッシュメモリ素子およびその製造方法
75 フラッシュメモリ素子のレジスタ形成方法
76 位相シフトマスク及びその製造方法
77 垂直チャネルを有する半導体素子及びその製造方法
78 フラッシュメモリ素子の製造方法
79 5チャネルのフィントランジスタ及びその製造方法
80 半導体素子のセンスアンプ及びその形成方法
81 半導体素子の製造方法
82 半導体素子の製造方法
83 半導体素子のキャパシタの製造方法
84 イオン注入用マスクパターンの形成方法及び半導体素子の製造方法
85 フィン構造の半導体素子の形成方法
86 フラッシュメモリ素子及びその製造方法
87 フラッシュメモリ素子及びその製造方法
88 半導体素子のトランジスタ形成方法
89 半導体素子のキャパシタの製造方法
90 半導体素子のリセスチャネル用トレンチ形成方法
91 半導体素子の製造方法
92 非揮発性メモリ素子、その製造方法及びそのプログラム方法
93 半導体素子の製造方法
94 オンダイターミネーション制御装置
95 半導体素子の製造方法
96 半導体素子及びその製造方法
97 半導体素子の製造方法
98 半導体素子及びその製造方法
99 半導体素子の製造方法
100 半導体素子の製造方法

[1][2]
 

 


     NEWS
会社検索順位 特許の出願数の順位が発表

URL変更
平成6年
平成7年
平成8年
平成9年
平成10年
平成11年
平成12年
平成13年


 
   お問い合わせ info@patentjp.com patentjp.com   Copyright 2007-2013